0人評分過此書

VHDL/FPGA 微處理機原理與軟核發展實務

出版日期
2006
閱讀格式
PDF
書籍分類
學科分類
ISBN
9789572152744

本館館藏

借閱規則
當前可使用人數 30
借閱天數 14
線上看 0
借閱中 0
選擇分享方式

推薦本館採購書籍

您可以將喜歡的電子書推薦給圖書館,圖書館會參考讀者意見進行採購

讀者資料
圖書館
* 姓名
* 身分
系所
* E-mail
※ 我們會寄送一份副本至您填寫的Email中
電話
※ 電話格式為 區碼+電話號碼(ex. 0229235151)/ 手機格式為 0900111111
* 請輸入驗證碼
  • 第1篇 微處理輿VHDL導論
    • CHAPTER 1 微處理機導論
      • 1-1 微處理機簡介
      • 1-2 微處理器發展簡史
      • 1-3 微處理器發展現況
    • CHAPTER 2 數目系統
      • 2-1 數目表示法
      • 2-2 數目表示法的轉換
      • 2-3 二進位加法及減法
      • 2-4 浮點表示法
    • CHAPTER 3 VHDL設計概論
      • 3-1 快速認識VHDL
      • 3-2 描述區域的界定
      • 3-3 區域性的訊號指定
    • CHAPTER 4 VHDL的基本語法
      • 4-1 共時性語法(Concurrent statements)
      • 4-2 順序性語法(Sequential Statememts)
    • CHAPTER 5 VHDL與組合電路設計
      • 5-1 多工器
      • 5-2 解多工器
      • 5-3 解碼器
      • 5-4 編碼器
      • 5-5 加減法器
    • CHAPTER 6 VHDL與時序電路設計
      • 6-1 暫存器的合成
      • 6-2 二進位計數器
      • 6-3 除頻元件
    • CHAPTER 7 微處理機中的運算元件設計
      • 7-1 二合一漣波位加/減法器
      • 7-2 可進行有號數溢位判斷之加減法電路
      • 7-3 參數式N位元前膽式進位加減法電路
      • 7-4 位元串列式加法器
      • 7-5 位元串列式二合一加/減法器
      • 7-6 乘法電路
      • 7-7 長除法電路
  • 第2篇 CH01內部結構設計
    • CHAPTER 1 微控器軟核CH01簡介
      • 1-1 CH01的特色
      • 1-2 CH01的架構
      • 1-3 CH01的指令集
      • 1-4 CH01的指令格式說明
    • CHAPTER 2 CH01的狀態系統與指令解碼系統設計
      • 2-1 CH01的工作分級
      • 2-2 狀態系統的設計
      • 2-3 CH01的系統重置
      • 2-4 指令解碼系統設計
    • CHAPTER 3 CH01的ALU設計
      • 3-1 ALU的基本算術單元設計
      • 3-2 ALU的邏輯單元設計
      • 3-3 具有四則運算功能的ALU結構設計
    • CHAPTER 4 暫存器與雙向埠設計
      • 4-1 暫存器的合成條件
      • 4-2 一般暫存器(GPR)設計
      • 4-3 特殊暫存器(SFR)設計
      • 4-4 雙向埠的設計
      • 4-5 CH01的暫存器列及讀寫控制電路
      • 4-6 CH01的指令暫存器
      • 4-7 CH01的運算元讀取系統
    • CHAPTER 5 各類記憶體設計
      • 5-1 唯讀記憶(ROM)的設計
      • 5-2 資料隨機存取記憶(RAM)的設計
      • 5-3 資料堆疊(STACK)的設計
      • 5-4 CH01的記憶體設計
    • CHAPTER 6 程式分支及返回控制系統設計
      • 6-1 程式計數器
      • 6-2 微處理器的程式分支
      • 6-3 CH01分支指令的執行方式
      • 6-4 中 斷
      • 6-5 CH01的分支∕返回系統設計
      • 6-6 計時∕埠∕中斷控制系統
    • CHAPTER 7 微處理器的周邊擴充電路設計
      • 7-1 非同步位元串列通訊電路(UART)
      • 7-2 計時∕計數器
      • 7-3 脈寬調變(PWM)電路
    • CHAPTER 8 進階問題探討
      • 8-1 管線式電路架構
      • 8-2 管線架構應用於微處理機的設計
      • 8-3 管線的危障
      • 8-4 記憶元件定址空間
    • CHAPTER 9 CH01之除頻元件
      • 9-1 除2元件
      • 9-2 除5元件
      • 9-3 大模數下數除頻元件
      • 9-4 串級除頻元件
    • CHAPTER 10 微控制器CH01的建構
      • 10-1 運用元件庫及元件區塊
      • 10-2 VHDL元件檔
  • 第3篇
    • CHAPTER 1 可視化MCU寶體監控系統簡介
      • 1-1 監控系統規格
      • 1-2 監控系統那個特色
      • 1-3 指令測試程式
    • CHAPTER 2 指令單步執行與監控
      • 2-1 監控系統面板之燈號說明
      • 2-2 指令測試程式之燈號監控
    • CHAPTER 3 程式發展環境使用說明
      • 3-1 程式編輯環境使用CKC
      • 3-2 程式記憶體的編譯及下載(使用QuartusⅡ)
      • 3-3 開啟程式記憶體之QuartusⅡ設計檔
      • 3-4 簡易外部中斷範例程式
      • 3-5 簡易計時中斷範例程式1
      • 3-6 簡易計數中斷範例程式2
      • 3-7 簡易串列通訊中斷範例程式
      • 3-8 簡易直流馬達調速範例程式
  • 附錄A CH01的LCD控制程式
  • 附錄B CH01應用於AES
    • B-1 前 言
    • B-2 AES簡介
    • B-3 AES函數運算硬體單元
    • B-4 AESMPU的建構
    • B-5 AESMPU加解密工作流程
    • B-6 AESMPU加解密工作模擬
      • B-6-1 鑰匙擴充
      • B-6-2 加 密
      • B-6-3 解 密
    • B-7 AES的效能評估
  • 附錄C AES指令集及加解密程式

評分與評論

請登入後再留言與評分
幫助
您好,請問需要甚麼幫助呢?
使用指南

客服專線:0800-000-747

服務時間:週一至週五 AM 09:00~PM 06:00

loading